UNIT 4 – DIGITAL CIRCUITS (Beginner Friendly Notes)
Digital circuits are the foundation of computers and electronic devices. They work using only two values:
- 0 – OFF / FALSE / No electricity
- 1 – ON / TRUE / Electricity present
(i) LOGIC GATES
A logic gate is an electronic component that takes one or more binary inputs (0 or 1) and produces a binary output.
1. AND Gate
Rule: Output is 1 only if all inputs are 1.
| A | B | A · B |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |
Real-life example: You can enter a room only if you have an ID card AND permission.
2. OR Gate
Rule: Output is 1 if at least one input is 1.
| A | B | A + B |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 1 |
3. NOT Gate
Rule: Output is the opposite of the input.
| A | ─А |
|---|---|
| 0 | 1 |
| 1 | 0 |
4. NAND Gate
Rule: Output is the opposite of AND gate.
NAND gate gives output 0 only when both inputs are 1.
5. NOR Gate
Rule: Output is the opposite of OR gate.
NOR gate gives output 1 only when both inputs are 0.
6. XOR Gate
Rule: Output is 1 when inputs are different.
| A | B | Output |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |
7. XNOR Gate
Rule: Output is 1 when inputs are same.
Universal Gates
NAND and NOR are called Universal Gates because all other logic gates can be created using only NAND gates or only NOR gates.
(ii) BOOLEAN ALGEBRA
Boolean Algebra is a mathematical method used to analyze and simplify digital circuits.
Basic Boolean Laws
- A + A = A
- A · A = A
- A + 1 = 1
- A · 0 = 0
- A + ─А = 1
- A · ─А = 0
De Morgan’s Laws
- (A · B)̅ = ─А + B̅
- (A + B)̅ = ─А · B̅
SOP and POS
SOP (Sum of Products): AND operations first, then OR.
Example: A·B + C·D
POS (Product of Sums): OR operations first, then AND.
Example: (A + B)(C + D)
(iii) DESIGNING LOGIC CIRCUITS
Boolean expressions can be converted into logic circuits using gates.
Example: Y = (A + B) · C
- A + B → OR gate
- Output AND with C
- Final output is Y
Truth tables are used to verify the correctness of circuits.
(iv) CPU AND MEMORY (RAM)
Half Adder
A Half Adder adds two binary bits.
| A | B | Sum | Carry |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 1 | 0 |
| 1 | 0 | 1 | 0 |
| 1 | 1 | 0 | 1 |
Sum is generated using XOR gate and Carry using AND gate.
Full Adder
A Full Adder adds three bits: A, B and Carry-in. It is used in the Arithmetic Logic Unit (ALU) of the CPU.
Memory and Flip-Flops
Memory circuits store data using feedback loops.
Flip-Flop: A basic memory unit capable of storing 1 bit of data.
Boolean Algebra Laws – Step by Step for Beginners
Boolean algebra works with only two values:
- 1 = TRUE (ON)
- 0 = FALSE (OFF)
1. Commutative Law
Changing the order does not change the result.
A · B = B · A
A + B = B + A
2. Associative Law
Changing the grouping does not change the result.
A · (B · C) = (A · B) · C
A + (B + C) = (A + B) + C
3. Idempotent Law
Repeating the same variable has no effect.
A · A = A
A + A = A
4. Double Negative Law
Opposite of opposite gives original value.
─А̄ = A
5. Complementary Law
A · ─А = 0
A + ─А = 1
6. Intersection Law
A · 1 = A
A · 0 = 0
7. Union Law
A + 1 = 1
A + 0 = A
8. Distributive Law
A · (B + C) = (A · B) + (A · C)
A + (B · C) = (A + B) · (A + C)
9. Absorption Law
A · (A + B) = A
A + (A · B) = A
10. Redundancy Law
A · (─А + B) = A · B
A + (─А + B) = A + B
11. De Morgan’s Law
(A · B)̄ = ─А + B̄
(A + B)̄ = ─А · B̄
PART 1: BOOLEAN ALGEBRA – STEP-BY-STEP FOR BEGINNERS
First: Basic Meaning (Very Important)
| Symbol | Meaning | Example |
|---|---|---|
| 1 | TRUE / ON | Light is ON |
| 0 | FALSE / OFF | Light is OFF |
| A, B | Inputs | Switches |
| A · B | AND | Both ON |
| A + B | OR | Any one ON |
| ─А | NOT A | Opposite of A |
1. Commutative Law
Meaning: Order does NOT change the result
AND Example
-
A = 1, B = 0
-
A · B = 1 · 0 = 0
-
B · A = 0 · 1 = 0
✅ Same answer → Order does not matter
OR Example
-
A = 1, B = 0
-
A + B = 1 + 0 = 1
-
B + A = 0 + 1 = 1
✔️ Law proven
2. Associative Law
Meaning: Grouping does NOT matter
AND Example
Let A=1, B=1, C=0
Step 1:
Step 2:
✔️ Same result
3. Idempotent Law
Meaning: Repeating same value changes nothing
Example
So:
-
A · A = A -
A + A = A
✔️ No effect by repetition
4. Double Negative Law
Meaning: Opposite of opposite = original
Example:
-
A = 1 → ─А = 0 → ─А̄ = 1
-
A = 0 → ─А = 1 → ─А̄ = 0
✔️ ─А̄ = A
5. Complementary Law
Meaning: A and NOT A
AND Case
Always FALSE
OR Case
Always TRUE
6. Intersection Law (AND with constants)
Example
Think:
-
AND with TRUE → keeps value
-
AND with FALSE → always FALSE
7. Union Law (OR with constants)
Example
Think:
-
OR with TRUE → always TRUE
-
OR with FALSE → keeps value
8. Distributive Law
Meaning: Like normal algebra
Example 1
Let A=1, B=0, C=1
Left:
Right:
✔️ Works
9. Absorption Law
Meaning: Extra part is useless
Example
If A=1:
If A=0:
✔️ Always A
10. Redundancy Law
Meaning: Remove unnecessary terms
Example:
Since:
-
A · ─А = 0
So:
✔️ Simpler form
11. De Morgan’s Law (VERY IMPORTANT)
Rule:
-
NOT moves inside
-
AND ↔ OR (swap)
-
Each variable gets NOT
Example 1
Example 2
роЕро▓роХு 4 – роЯிроЬிроЯ்роЯро▓் роЪுро▒்ро▒ுроХро│் (роЖро░роо்рокроиிро▓ை рооாрогро╡ро░்роХро│ுроХ்роХு роОро│ிроп роХுро▒ிрок்рокுроХро│்)
роЯிроЬிроЯ்роЯро▓் роЪுро▒்ро▒ுроХро│் роХрогிройிроХро│் рооро▒்ро▒ுроо் рооிрой்ройрогு роЪாродройроЩ்роХро│ிрой் роЕроЯிрок்рокроЯை роЖроХுроо். роЗро╡ை роЗро░рог்роЯு роородிрок்рокுроХро│ை роороЯ்роЯுрооே рокропрой்рокроЯுрод்родி роЪெропро▓்рокроЯுроХிрой்ро▒рой:
- 0 – OFF / FALSE / рооிрой்роЪாро░роо் роЗро▓்ро▓ை
- 1 – ON / TRUE / рооிрой்роЪாро░роо் роЙро│்ро│родு
(i) ро▓ாроЬிроХ் роХேроЯ்роХро│் (Logic Gates)
ро▓ாроЬிроХ் роХேроЯ் роОрой்рокродு 0 роЕро▓்ро▓родு 1 роЖроХிроп роЗро░ுроо роЙро│்ро│ீроЯுроХро│ைрок் рокெро▒்ро▒ு, 0 роЕро▓்ро▓родு 1 роОрой்ро▒ роЗро░ுроо ро╡ெро│ிропீроЯ்роЯை ро╡ро┤роЩ்роХுроо் рооிрой்ройрогு роХூро▒ாроХுроо்.
1. AND роХேроЯ்
ро╡ிродி: роЕройைрод்родு роЙро│்ро│ீроЯுроХро│ுроо் 1 роЖроХ роЗро░ுрои்родாро▓் роороЯ்роЯுрооே ро╡ெро│ிропீроЯு 1 роЖроХுроо்.
роЙрог்рооைропாрой ро╡ாро┤்роХ்роХை роЙродாро░рогроо்: роЕроЯைропாро│ роЕроЯ்роЯை рооро▒்ро▒ுроо் роЕройுроородி роЗро░ுрои்родாро▓் роороЯ்роЯுрооே роТро░ு роЕро▒ைроХ்роХுро│் роиுро┤ைроп рооுроЯிропுроо்.
2. OR роХேроЯ்
ро╡ிродி: роХுро▒ைрои்родродு роТро░ு роЙро│்ро│ீроЯு 1 роЖроХ роЗро░ுрои்родாро▓் ро╡ெро│ிропீроЯு 1 роЖроХுроо்.
3. NOT роХேроЯ்
ро╡ிродி: роЙро│்ро│ீроЯ்роЯிрой் роОродிро░்рооாро▒ாрой роородிрок்рокு ро╡ெро│ிропீроЯாроХுроо்.
4. NAND роХேроЯ்
ро╡ிродி: AND роХேроЯ்роЯிрой் роОродிро░்рооாро▒ாройродு. роЗро░ு роЙро│்ро│ீроЯுроХро│ுроо் 1 роЖроХ роЗро░ுрои்родாро▓் роороЯ்роЯுроо் ро╡ெро│ிропீроЯு 0.
5. NOR роХேроЯ்
ро╡ிродி: OR роХேроЯ்роЯிрой் роОродிро░்рооாро▒ாройродு. роЗро░ு роЙро│்ро│ீроЯுроХро│ுроо் 0 роЖроХ роЗро░ுрои்родாро▓் роороЯ்роЯுроо் ро╡ெро│ிропீроЯு 1.
6. XOR роХேроЯ்
ро╡ிродி: роЙро│்ро│ீроЯுроХро│் ро╡ேро▒ுрокроЯ்роЯாро▓் ро╡ெро│ிропீроЯு 1.
7. XNOR роХேроЯ்
ро╡ிродி: роЙро│்ро│ீроЯுроХро│் роТро░ே рооாродிро░ி роЗро░ுрои்родாро▓் ро╡ெро│ிропீроЯு 1.
ропூройிро╡ро░்роЪро▓் роХேроЯ்роХро│்
NAND рооро▒்ро▒ுроо் NOR роХேроЯ்роХро│் ропூройிро╡ро░்роЪро▓் роХேроЯ்роХро│் роОрой роЕро┤ைроХ்роХрок்рокроЯுроХிрой்ро▒рой, роПройெройிро▓் рооро▒்ро▒ роЕройைрод்родு ро▓ாроЬிроХ் роХேроЯ்роХро│ைропுроо் роЗро╡ைроХро│ைрок் рокропрой்рокроЯுрод்родி роЙро░ுро╡ாроХ்роХро▓ாроо்.
(ii) рокூро▓ிропрой் роЖро▓்роЬிрок்ро░ா (Boolean Algebra)
рокூро▓ிропрой் роЖро▓்роЬிрок்ро░ா роОрой்рокродு роЯிроЬிроЯ்роЯро▓் роЪுро▒்ро▒ுроХро│ை рокроХுрок்рокாроп்ро╡ு роЪெроп்ропро╡ுроо் роОро│ிрооைрок்рокроЯுрод்родро╡ுроо் рокропрой்рокроЯுроо் роХрогிрод рооுро▒ைропாроХுроо்.
роЕроЯிрок்рокроЯை ро╡ிродிроХро│்
- A + A = A
- A · A = A
- A + 1 = 1
- A · 0 = 0
- A + ─А = 1
- A · ─А = 0
роЯி рооோро░்роХрой் ро╡ிродிроХро│்
- (A · B)̅ = ─А + B̄
- (A + B)̅ = ─А · B̄
SOP рооро▒்ро▒ுроо் POS
SOP (Sum of Products): рооுродро▓ிро▓் AND, рокிрой்ройро░் OR
роЙродாро░рогроо்: A·B + C·D
POS (Product of Sums): рооுродро▓ிро▓் OR, рокிрой்ройро░் AND
роЙродாро░рогроо்: (A + B)(C + D)
(iii) ро▓ாроЬிроХ் роЪுро▒்ро▒ுроХро│் ро╡роЯிро╡рооைрод்родро▓்
рокூро▓ிропрой் ро╡ெро│ிрок்рокாроЯுроХро│ை ро▓ாроЬிроХ் роХேроЯ்роХро│ை рокропрой்рокроЯுрод்родி роЪுро▒்ро▒ுроХро│ாроХ рооாро▒்ро▒ро▓ாроо்.
роЙродாро░рогроо்: Y = (A + B) · C
- A + B → OR роХேроЯ்
- роЕродрой் ро╡ெро│ிропீроЯு AND роХேроЯ் рооூро▓роо் C роЙроЯрой்
- роЗро▒ுродி ро╡ெро│ிропீроЯு = Y
роЪுро▒்ро▒ுроХро│ிрой் роЪро░ிропாрой роЪெропро▓்рокாроЯ்роЯை роЙро▒ுродி роЪெроп்роп Truth Table рокропрой்рокроЯுрод்родрок்рокроЯுроХிро▒родு.
(iv) CPU рооро▒்ро▒ுроо் рооெрооро░ி (RAM)
ро╣ாроГрок் роЕроЯро░் (Half Adder)
роЗро░рог்роЯு роЗро░ுроо роЗро▓роХ்роХроЩ்роХро│ை роХூроЯ்роЯ рокропрой்рокроЯுроХிро▒родு.
Sum → XOR роХேроЯ், Carry → AND роХேроЯ்
роГрокுро▓் роЕроЯро░் (Full Adder)
A, B рооро▒்ро▒ுроо் Carry-in роЖроХிроп рооூрой்ро▒ு рокிроЯ்роХро│ை роХூроЯ்роЯுроХிро▒родு. CPU-ро╡ிрой் ALU рокроХுродிропிро▓் рокропрой்рокроЯுрод்родрок்рокроЯுроХிро▒родு.
рооெрооро░ி рооро▒்ро▒ுроо் роГрок்ро│ிрок்-роГрок்ро│ாрок்
роГрок்ро│ிрок்-роГрок்ро│ாрок் роОрой்рокродு 1 рокிроЯ் родро░ро╡ை роЪேрооிроХ்роХுроо் роЕроЯிрок்рокроЯை роиிройைро╡роХ роЕро▓роХு.
рокூро▓ிропрой் роЖро▓்роЬிрок்ро░ா – роЖро░роо்рокроиிро▓ை рооாрогро╡ро░்роХро│ுроХ்роХு рокроЯிрок்рокроЯிропாроХ
рокூро▓ிропрой் роЖро▓்роЬிрок்ро░ா роЗро░рог்роЯு роородிрок்рокுроХро│ுроЯрой் роороЯ்роЯுрооே ро╡ேро▓ை роЪெроп்роХிро▒родு:
- 1 = TRUE (ON)
- 0 = FALSE (OFF)
1. рокро░ிрооாро▒்ро▒ ро╡ிродி (Commutative Law)
ро╡ро░ிроЪை рооாро▒ிройாро▓ுроо் ро╡ிроЯை рооாро▒ாродு.
2. роХுро┤ுро╡ாроХ்роХ ро╡ிродி (Associative Law)
роХுро┤ுро╡ாроХ்роХроо் рооாро▒ிройாро▓ுроо் рооுроЯிро╡ு рооாро▒ாродு.
3. роТро░ே роородிрок்рокு ро╡ிродி (Idempotent Law)
A · A = A, A + A = A
4. роЗро░роЯ்роЯை роОродிро░்рооро▒ை ро╡ிродி
─А̄ = A
5. роОродிро░்рооாро▒் ро╡ிродி
A · ─А = 0, A + ─А = 1
6. AND рооாро▒ிро▓ி ро╡ிродி
A · 1 = A, A · 0 = 0
7. OR рооாро▒ிро▓ி ро╡ிродி
A + 1 = 1, A + 0 = A
8. рокроХிро░்ро╡ு ро╡ிродி
A · (B + C) = A·B + A·C
9. роЙро▒ிроЮ்роЪро▓் ро╡ிродி
A · (A + B) = A
10. рооீро│ுро░ுрок்рокроЯி роиீроХ்роХроо் ро╡ிродி
A · (─А + B) = A · B
11. роЯி рооோро░்роХрой் ро╡ிродி (рооிроХ рооுроХ்роХிропроо்)
(A · B)̄ = ─А + B̄
(A + B)̄ = ─А · B̄
рооுроЯிро╡ு
ро▓ாроЬிроХ் роХேроЯ்роХро│் → роЪுро▒்ро▒ுроХро│் → роЪெропро▓ிроХро│் → роХрогிройிроХро│். роЯிроЬிроЯ்роЯро▓் роЙро▓роХிрой் роЕроЯிрок்рокроЯை роЗродுро╡ே.
ЁЯФ╣ PART A: LOGIC GATES – QUESTIONS & ANSWERS
1️⃣ AND Gate (5 Questions)
Q1. AND роХேроЯ் роОрой்ро▒ாро▓் роОрой்рой?
A: роОро▓்ро▓ா роЙро│்ро│ீроЯுроХро│ுроо் 1 роЖроХ роЗро░ுрои்родாро▓் роороЯ்роЯுрооே 1 ро╡ெро│ிропீроЯு родро░ுроо் ро▓ாроЬிроХ் роХேроЯ்.
Q2. AND роХேроЯ்роЯிрой் Truth Table роОро┤ுродுроХ.
| A | B | Output |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 0 |
| 1 | 0 | 0 |
| 1 | 1 | 1 |
Q3. AND роХேроЯ் роОрои்род роХрогிрод роХுро▒ிропீроЯ்роЯை рокропрой்рокроЯுрод்родுроХிро▒родு?
A: (·) Dot symbol
Q4. A = 1, B = 0 роОрой்ро▒ாро▓் A·B = ?
A: 0
Q5. AND роХேроЯ்роЯிрой் роТро░ு роЙрог்рооை ро╡ாро┤்роХ்роХை роЙродாро░рогроо் роОро┤ுродுроХ.
A: ID card рооро▒்ро▒ுроо் роЕройுроородி роЗро░ுрои்родாро▓் роороЯ்роЯுрооே роЙро│்ро│ே роЪெро▓்ро▓ро▓ாроо்.
2️⃣ OR Gate (5 Questions)
Q1. OR роХேроЯ் роОрой்ро▒ாро▓் роОрой்рой?
A: роХுро▒ைрои்родродு роТро░ு роЙро│்ро│ீроЯு 1 роЖроХ роЗро░ுрои்родாро▓் 1 ро╡ெро│ிропீроЯு родро░ுроо் роХேроЯ்.
Q2. OR роХேроЯ்роЯிрой் Truth Table роОро┤ுродுроХ.
| A | B | Output |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 1 |
Q3. OR роХேроЯ் роОрои்род роХுро▒ிропீроЯ்роЯை рокропрой்рокроЯுрод்родுроХிро▒родு?
A: + (Plus)
Q4. A = 0, B = 1 роОрой்ро▒ாро▓் Output роОрой்рой?
A: 1
Q5. OR роХேроЯ்роЯிрой் рокропрой்рокாроЯு роТрой்ро▒ை роОро┤ுродுроХ.
A: роЗро░рог்роЯு роЪுро╡ிроЯ்роЪ்роХро│ிро▓் роПродேройுроо் роТрой்ро▒ு ON роЖройாро▓் ро▓ைроЯ் ON роЖроХுроо்.
3️⃣ NOT Gate (5 Questions)
Q1. NOT роХேроЯ் роОрой்ро▒ாро▓் роОрой்рой?
A: роЙро│்ро│ீроЯ்роЯிрой் роОродிро░்рооро▒ை роородிрок்рокை ро╡ெро│ிропீроЯாроХ родро░ுроо் роХேроЯ்.
Q2. NOT роХேроЯ்роЯிрой் Truth Table роОро┤ுродுроХ.
| A | ─А |
|---|---|
| 0 | 1 |
| 1 | 0 |
Q3. NOT роХேроЯ் роОрод்родройை роЙро│்ро│ீроЯுроХро│் роХொрог்роЯродு?
A: 1
Q4. A = 1 роОрой்ро▒ாро▓் ─А = ?
A: 0
Q5. NOT роХேроЯ்роЯிрой் рооро▒்ро▒ рокெропро░் роОрой்рой?
A: Inverter
4️⃣ NAND Gate (5 Questions)
Q1. NAND роХேроЯ் роОрой்ро▒ாро▓் роОрой்рой?
A: AND роХேроЯ்роЯிрой் роОродிро░்рооро▒ை.
Q2. NAND роХேроЯ் роОрок்рокோродு 0 ро╡ெро│ிропீроЯு родро░ுроо்?
A: роОро▓்ро▓ா роЙро│்ро│ீроЯுроХро│ுроо் 1 роЖроХ роЗро░ுрои்родாро▓்.
Q3. NAND роХேроЯ் ропூройிро╡ро░்роЪро▓் роХேроЯ் роПрой்?
A: рооро▒்ро▒ роЕройைрод்родு роХேроЯ்роХро│ைропுроо் роЗродை ро╡ைрод்родு роЙро░ுро╡ாроХ்роХро▓ாроо்.
Q4. A = 1, B = 1 роОрой்ро▒ாро▓் Output?
A: 0
Q5. NAND роХேроЯ்роЯிрой் рокропрой்рокாроЯு роТрой்ро▒ை роОро┤ுродுроХ.
A: CPU рооро▒்ро▒ுроо் роиிройைро╡роХ роЪுро▒்ро▒ுроХро│்.
5️⃣ NOR Gate (5 Questions)
Q1. NOR роХேроЯ் роОрой்ро▒ாро▓் роОрой்рой?
A: OR роХேроЯ்роЯிрой் роОродிро░்рооро▒ை.
Q2. NOR роХேроЯ் роОрок்рокோродு 1 ро╡ெро│ிропீроЯு родро░ுроо்?
A: роЗро░рог்роЯு роЙро│்ро│ீроЯுроХро│ுроо் 0 роЖроХ роЗро░ுрои்родாро▓்.
Q3. NOR роХேроЯ் ропூройிро╡ро░்роЪро▓் роХேроЯ் родாройா?
A: роЖроо்
Q4. A = 0, B = 1 роОрой்ро▒ாро▓் Output?
A: 0
Q5. NOR роХேроЯ் роОродிро▓் рокропрой்рокроЯுроХிро▒родு?
A: роЯிроЬிроЯ்роЯро▓் роиிройைро╡роХ роЪுро▒்ро▒ுроХро│்.
6️⃣ XOR Gate (5 Questions)
Q1. XOR роХேроЯ் роОрой்ро▒ாро▓் роОрой்рой?
A: роЙро│்ро│ீроЯுроХро│் ро╡ேро▒ுрокроЯ்роЯாро▓் 1 родро░ுроо் роХேроЯ்.
Q2. XOR роХேроЯ்роЯிрой் Truth Table роОро┤ுродுроХ.
| A | B | Output |
|---|---|---|
| 0 | 0 | 0 |
| 0 | 1 | 1 |
| 1 | 0 | 1 |
| 1 | 1 | 0 |
Q3. XOR роХேроЯ் роОродிро▓் рокропрой்рокроЯுроХிро▒родு?
A: Half Adder-роЗро▓் Sum роЙро░ுро╡ாроХ்роХ.
Q4. A = B роОрой்ро▒ாро▓் XOR Output?
A: 0
Q5. XOR роОрой்ро▒ாро▓் рооுро┤ுрок்рокெропро░் роОрой்рой?
A: Exclusive OR
7️⃣ XNOR Gate (5 Questions)
Q1. XNOR роХேроЯ் роОрой்ро▒ாро▓் роОрой்рой?
A: роЙро│்ро│ீроЯுроХро│் роТро░ே рооாродிро░ி роЗро░ுрои்родாро▓் 1 родро░ுроо் роХேроЯ்.
Q2. XNOR роОрок்рокோродு 1 ро╡ெро│ிропீроЯு родро░ுроо்?
A: 0,0 роЕро▓்ро▓родு 1,1
Q3. XNOR роОрой்рокродு роОрои்род роХேроЯ்роЯிрой் роОродிро░்рооро▒ை?
A: XOR
Q4. A = 1, B = 1 роОрой்ро▒ாро▓் Output?
A: 1
Q5. XNOR роОродிро▓் рокропрой்рокроЯுроХிро▒родு?
A: Comparator Circuits
ЁЯФ╣ PART B: BOOLEAN ALGEBRA LAWS – QUESTIONS & ANSWERS
1️⃣ Commutative Law
Q: Commutative Law роОрой்ро▒ாро▓் роОрой்рой?
A: ро╡ро░ிроЪை рооாро▒்ро▒ிройாро▓ுроо் ро╡ிроЯை рооாро▒ாродு.
роЙродாро░рогроо்:
A·B = B·A
A + B = B + A
2️⃣ Associative Law
Q: Associative Law роОрой்ро▒ாро▓் роОрой்рой?
A: роХுро┤ுро╡ாроХ்роХроо் рооாро▒்ро▒ிройாро▓ுроо் ро╡ிроЯை рооாро▒ாродு.
роЙродாро░рогроо்:
A·(B·C) = (A·B)·C
A+(B+C) = (A+B)+C
3️⃣ Idempotent Law
A·A = A
A + A = A
4️⃣ Complementary Law
A·─А = 0
A + ─А = 1
5️⃣ De Morgan’s Law
(A·B)̄ = ─А + B̄
(A + B)̄ = ─А · B̄
ЁЯФ╣ PART C: ADDERS & MEMORY
Q1. Half Adder роОрой்ро▒ாро▓் роОрой்рой?
A: роЗро░рог்роЯு рокைройро░ி рокிроЯ்роХро│ை роХூроЯ்роЯுроо் роЪுро▒்ро▒ு.
Q2. Half Adder-ро▓் Sum роОродройாро▓் роЙро░ுро╡ாроХுроо்?
A: XOR роХேроЯ்
Q3. Carry роОродройாро▓் роЙро░ுро╡ாроХுроо்?
A: AND роХேроЯ்
Q4. Full Adder роОрод்родройை рокிроЯ்роХро│ை роХூроЯ்роЯுроо்?
A: 3 рокிроЯ்роХро│்
Q5. Flip-Flop роОрой்ро▒ாро▓் роОрой்рой?
A: 1 рокிроЯ் родро░ро╡ை роЪேрооிроХ்роХுроо் роиிройைро╡роХ роЕро▓роХு.
Used heavily in logic circuits & exams.
Tip: These laws are essential for simplifying digital logic circuits.
Conclusion: Logic gates form circuits, circuits form processors, and processors make computers work.
